Cancerber escribió:Segun la propia
nota de prensa de Intel, si, son 100 millones de transistores, por lo que aparentemente cada chip sera mas sencillo que los actuales, pero al estar en paralelo dan un rendimiento bastante superior.
[b][size=90]Frequency Voltage Power Aggregate Bandwidth Performance[/size][/b][size=90]
3.16 GHz 0.95 V 62W 1.62 Terabits/s 1.01 Teraflops
5.1 GHz 1.2 V 175W 2.61 Terabits/s 1.63 Teraflops
5.7 GHz 1.35 V 265W 2.92 Terabits/s 1.81 Teraflops[/size]
Ahora, que hacer programas que medio aprovechen los 80 nucleos puede ser una locura. Supongo que vendra de lujo para servidores Oracle, por ejemplo, procesando varias peticiones a la vez. Lo que es la verdadera multitarea.
Bueno, y lo mismo para que el Vista vaya fluido
Después de contestar al hilo, estuve investigando un poco, y se trata de una arquitectura VLIW (Very Long Instruction Word), estilo Itanium. Para los que no sepan de que va, básicamente esa arquitectura es extremadamente paralelizada, pero en lugar de llevar a cabo el paralelismo en tiempo de ejecución, como puede hacer un athlon x2 o un core duo; lo hace en tiempo de compilación. Es decir, necesita un compilador potentísimo que le resuelva las dependencias y le ordene el código en paquetitos ANTES de ejecutarlo.
O sea, que no es oro todo lo que reluce
Por cierto Cancerber, ya veo que en la nota de prensa de Intel dicen lo de los 100 millones de transistores, pero no me cuadra. O son 100 millones de transistores por cada core, o directamente no puede ser.
Hay memorias caché L2 que, por sí solas, ocupan 100 millones de transistores en la die del procesador. En 100 millones de transistores no caben 80 cores.